发布网友 发布时间:2024-10-24 04:31
共4个回答
热心网友 时间:2024-10-31 14:13
首先,这么做是不对的。
但你如果一定要这么做,然后问这个电平,这个答案就与高电平脚和低电平脚谁的驱动能力强有关。
通常,每个管脚的驱动能力是可以配置的。
假设,高电平的管脚只能驱动5毫安的拉电流,低电平的管脚能够吸收10毫安的灌电流,则高低电平连一起后实际输出电平应该接近低电平,反之亦然。
通常情况下,或者说默认情况下,FPGA能够提供的灌电流(吸收电流)大于能够提供的拉电流(输出电流),所以一般设计尽量用灌电流。
热心网友 时间:2024-10-31 14:12
我试过这么干,结果是低电平,至于原因不清楚。
热心网友 时间:2024-10-31 14:14
meiyou
热心网友 时间:2024-10-31 14:15
这要看管脚内部的上下拉设置
一般情况下,两个不同电平的输出管脚连到一起了,会发热,甚至该输出结构会烧毁。
但如果内部有保护电路,连到一起也没啥问题。