您的当前位置:首页正文

Cyclone III FPGA系列

2023-05-15 来源:易榕旅网
Cyclone III FPGA系列:一切皆有可能

前所未有的同时实现了低功耗、高性能和低成本

Cyclone® III FPGA系列前所未有的同时实现了低功耗、高性能和低成本,大大提高了您的竞争力。其特性以及Cyclone III FPGA体系结构为您的大批量、低功耗、低成本应用提供了理想的解决方案。为满足您独特的设计需求,这一FPGA系列包括:

 Cyclone III:功耗最低、成本最低的高性能

FPGA FPGA

 Cyclone III LS:具有安全特性、功耗最低的

Cyclone III LS器件具有200K逻辑单元、8 Mbits嵌入式存储器以及396个嵌入式乘法器,是高性能处理、低功耗应用的理想选择,包括:

轻松达到您的功耗目标

具有200K逻辑单元(LE)、8-Mbits存储器,而静态功耗不到1/4瓦,该系列设立了功耗标准。采用台积电(TSMC)的低功耗(LP)工艺

技术进行制造,无论是通信设备、手持式消费类产品,还是软件无线电设备,这些FPGA都能够轻松满足您的功耗预算。 设计安全性

Cyclone III LS FPGA利用低功耗、高性能FPGA平台,在硬件、软件和知识产权(IP)层面上率先实现了一系列安全特性。一系列安全特性保护了您的IP不被篡改、逆向剖析和克隆。而且,这些器件还使您能够通过设计分离特性,在一个芯片中实现冗余功能,从而减小了实际应用的体积、重量和功耗。 全面的设计资源

为确保流畅、成功的设计流程,帮助您更快的将构思变为收益,Altera提供全面的Cyclone III FPGA设计环境,包括:

 Quartus® II 成熟的开发软件

IP库

 Nios® II,世界上最通用的嵌入式处理器  低成本开发套件  专用参考设计

将您的设计从构思变为产品,更迅速推向市场。采用Cyclone III FPGA,一切皆有可能。 相关链接

 观看划分 下载 观看FPGA设计,实现冗余和信息安全网播

Cyclone III FPGA手册 (PDF) Cyclone III FPGA视频

Cyclone III 器件系列体系结构

Cyclone® III FPGA前所未有地同时实现了低功耗、低成本和高性能。其体系结构包括高达120K的垂直排列逻辑单元(LE)、以9-Kbit (M9K)模块构成的4Mbits嵌入式存储器、200个18x18的嵌入式乘法器。Cyclone III LS FPGA在布局上提供丰富的存储器和乘法器资源,包括200K逻辑单元、8 Mbits嵌入式存储器和396个嵌入式乘法器。

所有体系结构都含有非常高效的互联和低偏移时钟网络,为时钟和数据信号结构提供链接。如图1所示,锁相环(PLL)周围是I/O单元(IOE)。

图1. Cyclone III 平面布置

关键特性

     

互联

外部存储器接口 I/O 灵活性 接口和协议支持 信号完整性 片内匹配

功耗

密度

嵌入式18x18乘法器

嵌入式存储器

成本最佳的体系结构

时钟管理

市场专业需求

 

远程系统更新 降低 SEU

相关链接

 下载

Cyclone III 手册 (PDF)了解更多信息

综述

Altera公司日前宣布,开始发售业界的首款65nm低成本FPGA——Cyclone III系列。Cyclone III FPGA比竞争FPGA的功耗低75%,含有5K至120K逻辑单元(LE),288个数字信号处理(DSP)乘法器,存储器达到4Mbits。Cyclone III系列比前一代产品每逻辑单元成本降低20%,使设计人员能够更多地在成本敏感的应用中使用FPGA。

利用TSMC的65nm低功耗(LP)工艺,Cyclone III FPGA提供丰富的逻辑、存储器和DSP功能,功耗更低。在可编程逻辑发展历史中,Cyclone III FPGA比其他低成本FPGA系列能够支持实现更多的应用。

以下是采用Cyclone III器件实现独特功能的几个实例: 软件无线电(SDR):Cyclone III在单个器件中集成了SDR信号处理,静态功耗低于0.5W。Cyclone III系列在单个器件中集成了所需的逻辑、存储器和DSP乘法器等信号处理功能,成本非常低。

无线:与前一代产品和竞争产品相比,Cyclone III FPGA的低功耗、高密度和充足的DSP功能使设计人员可以在大量新的无线应用中使用低成本系列产品,例如无线微基站的数字IF和基带功能等。

视频和图像处理:在视频系统I/O、视频压缩编码以及视频和图像处理应用中,只有Cyclone III FPGA恰当地结合了DSP乘

法器、存储器和逻辑资源。事实上,客户能够以低于20美元的成本实现全H.26?编码器,或者以低于5美元的成本实现高清晰(HD)缩放功能。

显示:Cyclone III器件针对显示应用进行了优化,是第一款能够满足所有1080p HDTV性能需求的低成本FPGA。Altera采用专业显示I/O接口(mini-LVDS、低摆幅差分信号和点对点差分信号)来构建Cyclone III系列,与前一代产品相比,每个锁相环(PLL)有更多的输出,动态配置PLL支持可变刷新率。结果,客户可以针对多种显示尺寸和分辨率设计一种单一平台,成本只有4美元。客户还可以结合现有的ASIC/ASSP器件来使用Cyclone III器件,以提高图像质量和功能。

因篇幅问题不能全部显示,请点此查看更多更全内容