您的当前位置:首页正文

modelsim仿真testbench文件自动生成

2023-04-14 来源:易榕旅网


quartusII 11.0与modelsim分频波形仿真

By smile跃日少年

QuartusII 9之后的版本,软件自带的波形仿真去掉了,官方推荐用modelsim来进行波形仿真,说是modelsim的功能更强大,但对于要实现简单的波形分频仿真的小功能真是杀鸡用牛刀,使用繁琐麻烦,很容易仿真不出波形,没有自带的方便。我为了仿真分频波形,愣是整了一天才整出来,为了初学者少走弯路,现将具体设置流程陈列如下:

软件自带波形仿真功能去掉了,必须安装modelsim才能进行波形仿真。

软件要和quartusII 11.0的安装路径一致

安装完成后,新建工程,添加verilog HDL源文件。本文以分频为例说明。

div.v源文件实现的功能是实现,晶振频率的2分频、4分频、8分频。编译通过无错误。

1.

菜单栏tools->options得到,EDA Tool Options下,将仿真软件modelsim安装路径,通过浏览按下图设置。

2.

菜单栏assignments下的settings下,按下图设置,关闭

3.

菜单栏processing下的start下的start test bench template writer

这一步用于,通过quartusII生成modelsim的用于仿真的bench文件。

成功后,工程目录下,出现modelsim文件夹,文件夹下有div.vt文件,此为波形仿真必备的文件,是quartusII自动生成的。

4.

将该文件拖动到quartusII窗口,默认打开。添加下图的下方红色框圈住的代码,提供仿真波形的时钟,clk为自己设定,可以更改,#后面的数值可以更改,以设定时钟频率。上方红框表示一个上升沿为1ps,下方红框的50MHz,就是依此为依据而来。

5.

完成后再次打开settings,继续设置。

点击test benches,得到,单击new。

按下图设置,div.vt文件中的name和要设置的一致。

点击file name右侧的浏览按钮,会看到div.vt文件,添加即可。

最终设置为:

一路点击ok。

6.

菜单栏tools,点击EDA RTL Simulation,启动modelsim软件。

显示此图后等几秒钟,点击break,即红框圈选。

得到下图,在黑色区域右击。

此为仿真波形

通过ctrl+滚轮,进行缩放,放大后即得仿真波形。

后记:不熟悉新版本的初学者很难进行仿真,设置很多,还需要在.vt文件中设置时钟,这是不可或缺的一步,是仿真成败的关键。比较而言,如此简单的波形仿真还是老版本自带的波形仿真比较方便。

By smile跃日少年2017.3.10

因篇幅问题不能全部显示,请点此查看更多更全内容